Связь и интернет Архив Программирование
Сотовые телефоны
Сотовые телефоны

Новости

Сотовые мобильные телефоныПолифонические мелодии для сотовых
Связь :
Новости
Мобильные технологии
Программы для сотовых
Картинки для сотовых
Новинки
Виды связи
Российские операторы
Сотовые телефоны
Мелодии для сотовых
Права потребителя мобильника
Это интересно!
Телефонные карты
Доска объявлений
Новости связи
Новые статьи

Интернет :
Новости
Новые технологии
Безопасность в интернет
История Интернета
Принцип работы Интернета
Создание сайта
Обучение Интернет
Право и Интернет
Интернет-бизнес
Техника в Интернет
Провайдеры России
Зарубежные провайдеры
Рейтинги почтовых служб
Литература
Словарь терминов
Гостевая
Партнеры
Голосование :
Ваша модель телефона:
Наиболее популярные модели :
Nokia 3310 271
Motorola v50 198
Siemens C45 139
Motorola T191 94
Siemens C55 93
Siemens ME45 87
Samsung SGH R220 82
Samsung SGH N500 79
Nokia 3510 74
Siemens M50 73
Поиск по сайту :
Новые статьи
Сотовые телефоны Новости
Связь :

Некоторые детали о будущей архитектуре K8L с AMD Technology Analyst Day

Некоторые детали о будущей архитектуре K8L с AMD Technology Analyst Day

Некоторые детали о будущей архитектуре K8L с AMD Technology Analyst DayНесмотря на то, что на проходившем мероприятии AMD Technology Analyst Day СТО компании AMD Фил Гестер упорно не называл название предстоящей архитектуры, но было ясно, что речь идет именно о K8L.

О новой схеме работы кэш-памяти мы уже подробно рассказывали ранее и в сегодняшней новости.

Приведем еще пару слайдов с презентации новой технологии AMD, поясняющие структуру ядра K8L-процессоров:

Одним из важных нововведений (особенностей) новой архитектуры будет DICE (Dynamic Independent Core Engagement), - технология, позволяющая каждому процессорному ядру иметь в каждый момент времени своё энергосостояние (power-state, p-state). Это позволит процессору архитектуры K8L динамически изменять потребление энергии, автоматически заботясь о ее сбережении. В свою очередь процессоры Intel Core имеют c-states, но как было показано на презентации AMD, процессоры ее новой архитектуры могут останавливать работу конкретного ядра полностью. Насколько данное "преимущество" технологии окажется эффективнее - покажет практика сравнения готовых продуктов в недалеком будущем.

Новая шина позволит создавать более эффективные машины-серверы с использованием процессоров Opteron на новой архитектуре. Текущие конфигурации имеют 4 или 8 процессорных сокетов и не более. Связано это с тем, что каждый процессор имеет только 3 линии связи по шине HyperTransport. Как и сообщалось ранее, а теперь подтверждено г-ном Гестером, новые Opteron будут иметь 4 линии связи по 16-бит HyperTransport-3, частота которой возрастет до 2,6 ГГц. С такой широкой пропускной способностью, которую обеспечивает HyperTransport-3, эффективность многопроцессорных (например, 8-процессорных) серверов значительно возрастет, т.к. все 32 ядра будут иметь полноскоростное подключение по шине. Каждый процессор при такой схеме получает быстрый доступ к любому из восьми имеющихся банков памяти.
Источник Hi-tech Вести
 

 
Copyright ©RIN 2003 - 2004.* connect@rin.ru
Российская Информационна Сеть